1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
|
__STWRST
L L#-2147483648
L L#-1
+D
__ASSERT== __ACCU 1, L#2147483647
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__ASSERT== __STW OV, 1
__ASSERT== __STW OS, 1
__STWRST
L L#-2147483648
L 1
-D
__ASSERT== __ACCU 1, L#2147483647
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__ASSERT== __STW OV, 1
__ASSERT== __STW OS, 1
__STWRST
L L#-2000000000
L 2
*D
__ASSERT== __ACCU 1, DW#16#1194D800
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__ASSERT== __STW OV, 1
__ASSERT== __STW OS, 1
__STWRST
L L#-2147483647
L L#-1
+D
__ASSERT== __ACCU 1, L#-2147483648
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#-2147483647
L 1
-D
__ASSERT== __ACCU 1, L#-2147483648
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#-1000000000
L 2
*D
__ASSERT== __ACCU 1, L#-2000000000
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#-1000000000
L 2
/D
__ASSERT== __ACCU 1, L#-500000000
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#-2147483647
L L#2147483647
+D
__ASSERT== __ACCU 1, 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 0
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#-2147483647
L L#-2147483647
-D
__ASSERT== __ACCU 1, 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 0
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#-1000000000
L 0
*D
__ASSERT== __ACCU 1, 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 0
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#2147483646
L L#1
+D
__ASSERT== __ACCU 1, L#2147483647
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#2147483646
L L#-1
-D
__ASSERT== __ACCU 1, L#2147483647
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#1000000000
L 2
*D
__ASSERT== __ACCU 1, L#2000000000
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#1000000000
L 2
/D
__ASSERT== __ACCU 1, L#500000000
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#2147483647
L 1
+D
__ASSERT== __ACCU 1, L#-2147483648
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__ASSERT== __STW OV, 1
__ASSERT== __STW OS, 1
__STWRST
L L#2147483647
L L#-1
-D
__ASSERT== __ACCU 1, L#-2147483648
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__ASSERT== __STW OV, 1
__ASSERT== __STW OS, 1
__STWRST
L L#2000000000
L 2
*D
__ASSERT== __ACCU 1, DW#16#EE6B2800
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__ASSERT== __STW OV, 1
__ASSERT== __STW OS, 1
__STWRST
L DW#16#80000000
L DW#16#80000000
+D
__ASSERT== __ACCU 1, 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 0
__ASSERT== __STW OV, 1
__ASSERT== __STW OS, 1
__STWRST
L 1
L 0
/D
__ASSERT== __ACCU 1, 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 1
__ASSERT== __STW OV, 1
__ASSERT== __STW OS, 1
__STWRST
L 1
L 0
MOD
__ASSERT== __ACCU 1, 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 1
__ASSERT== __STW OV, 1
__ASSERT== __STW OS, 1
__STWRST
L L#100000
L L#50000
/D
__ASSERT== __ACCU 1, 2
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#100100
L L#50000
/D
__ASSERT== __ACCU 1, 2
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#100100
L L#-50000
/D
__ASSERT== __ACCU 1, L#-2
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#-100100
L L#50000
/D
__ASSERT== __ACCU 1, L#-2
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#-2147483648
L L#-1
/D
__ASSERT== __ACCU 1, DW#16#80000000
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__ASSERT== __STW OV, 1
__ASSERT== __STW OS, 1
__STWRST
L L#100000
L L#50000
MOD
__ASSERT== __ACCU 1, 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 0
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#100100
L L#50000
MOD
__ASSERT== __ACCU 1, 100
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#100100
L L#-50000
MOD
__ASSERT== __ACCU 1, 100
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
__STWRST
L L#-100100
L L#50000
MOD
__ASSERT== __ACCU 1, L#-100
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__ASSERT== __STW OV, 0
__ASSERT== __STW OS, 0
CALL SFC 46 // STOP CPU
|